Tests de conformité et débogage de la mémoire DDR et LPDDR
L'établissement du fonctionnement de base, la vérification des signaux et la validation des réponses sont fondamentaux lors de la mise sous tension de la carte. Cela signifie savoir si les signaux semblent corrects, si les signaux communiquent, si le bus de commande est opérationnel, les paramètres de tension et de synchronisation sont-ils dans la bonne ampleur d'erreur, les canaux affichent-ils à la fois les paquets de lecture et d'écriture. Ces premières étapes sont essentielles et nécessitent des outils simples et dédiés, conçus uniquement pour cette phase de conception de la mémoire. Ce n’est pas de la conformité, c’est bien plus que cela.
- Les signaux provenant de la DRAM (lecture) ou du contrôleur (écriture) semblent-ils corrects ?
- Les détails de la tension initiale et des horaires sont-ils aux bons endroits ?
- Le bus de commande communique-t-il correctement ?
Il est essentiel de minimiser les impacts des sondes et des interposeurs sur votre conception pour maximiser la qualité du signal DDR dans votre oscilloscope. Teledyne LeCroy Sondes série DH sont des sondes actives à faible bruit et à faible charge avec pannes à souder et adaptateurs QuickLink. Un interposeur peut encore améliorer la qualité du signal en localisant le point de test à proximité de la bille de la DRAM. Ensuite, la combinaison sonde et interposeur peut être désintégrée avec Virtual Probe.
JEDEC exige que les mesures DDR soient effectuées au niveau de la boule de la DRAM (le BGA) ou à l'emplacement de test n°1 dans l'image. Si l'emplacement de votre sonde est actuellement au n°2 (interposeur) ou n°3 (au milieu du bus ou sur un VIA), l'emplacement de la sonde peut être déplacé virtuellement avant de commencer la validation ou les mesures DDR.
- La désintégration des fichiers de paramètres S .2SP, .3SP et .6SP prend en compte les points T avec interposeurs et contremarches.
- Virtual Probing peut déplacer le point de sonde vers le contrôleur de mémoire pour analyser les paquets de lecture stressés.
- Supprimer les problèmes causés par les emplacements des sondes au milieu du bus
Les erreurs de configuration du sondage, telles que les réflexions, peuvent être confondues avec la qualité de conception DDR. Le Virtual Probe @ Receiver de Teledyne LeCroy peut être utilisé pour éliminer les réflexions et vous donner une meilleure image des performances réelles de votre conception DDR.
- Supprimez les problèmes de terminaison avec Virtual Probe au niveau du récepteur (VP@RCVR).
L'analyseur logique HDA125 de Teledyne LeCroy sonde numériquement les adresses de commande DDR et conserve les canaux de l'oscilloscope analogique pour d'autres signaux. Le décodage et le déclenchement du protocole DDR peuvent être utilisés sur ces signaux sondés numériquement pour isoler les activités DDR et les signaux de données pour un débogage plus rapide. L'analyseur logique HDA125 prend en charge les lignes d'adresse CMD DDR8400 les plus élevées à 5 MT/s pour le décodage et le déclenchement.
- Industries uniquement décoder et déclencher jusqu'à DDR5
- Décoder la table de vérité des commandes de JEDEC
- Effectuer une meilleure séparation R/W, le bus de commande connaît les emplacements des paquets
- Superposer les visuels R/W sur les chaînes
La stabilité du fonctionnement de la mémoire DDR est optimisée lorsque les tensions, la synchronisation et les paramètres des paquets sont ajustés à leur plein potentiel dans votre conception. Teledyne LeCroy Boîtes à outils de débogage DDR vous aider à mieux comprendre le fonctionnement du DDR et à améliorer vos tests DDR.
Visualisation de plusieurs scénarios
- Disposition 4 situations de test uniques
- Comparaisons de signaux avant et après
- Désintégration vs original
- Lire et écrire des comparaisons d'horloges stroboscopiques
- Comparaisons de mesures
Diagramme oculaire, test de masque et mesures spécifiques JEDEC
- Boîte à outils utilisateur interactive
- Diagramme oculaire et test de masque
- JEDEC ou masques personnalisés
- Des « échecs » sur l’analyse des masques
- Mesures spécifiques au DDR
Précision R/W la plus élevée
- Décoder l'adresse de commande
- Sachez exactement où se produisent les R&W
- Analyseur logique externe évolutif
- Charge de capacité la plus faible
(6x inférieur à celui des concurrents)
Plus
Réduire les incohérences
- Même configuration, à chaque fois
- Enregistrer et rappeler les configurations
- Schémas de connexion
- Analyser les échecs dans Debug Toolkit
Les dernières exigences JEDEC
Couverture complète de l'automatisation de JEDEC.
- Couverture de test automatisée rapide
- Tests complets chez DRAM BGA
- Mesurer les signaux CLK, DQS, DQ, CA
Enregistrer les rapports
Enregistrez rapidement votre travail à toutes les étapes de votre parcours de test et de conception.
- Résultats de mesure réussis ou échoués
- Enregistrer des rapports HTML ou PDF
- Images d'écran avec annotations
Mises à jour et ajouts de novembre 2023
- Améliorations plus faciles du flux de travail de l'interface utilisateur pour DDR Toolkit
- Nouvel onglet Bus CMD et décodage
- Nouveau protocole/sélection de masque, réglage automatique, séparation R/W
- Ajout de la prise en charge LPDDR4X et des tests de masque
- Ajouté WavePro Prise en charge HD pour la boîte à outils de débogage LPDDR4/4X
- Ajout des tests de conformité QualiPHY pour LPDDR4X
- Ajout des tests de conformité au niveau du système QualiPHY DDR5
- Algorithme R/W LPDDR4/4X repensé pour les signaux à trois niveaux
- Nouvelle option de pack logiciel – Obtenez TOUTE QualiPHY et boîte à outils de débogage pour LPDDR2/3/4/4X et DDR2/3/4/5
Nom du document |
|
Fiche technique DDR5
Testez toutes les étapes de conception pour le niveau système DDR5 (au niveau du BGA). Cette fiche technique présente les outils conçus pour une mise en service précoce grâce aux tests de conformité automatisés QualiPHY. Effectuez les mesures de style de débogage et de conformité décrites par le JEDEC. Découvrez l’équipement requis et les informations de commande.
|
Fiche technique
|
Fiche technique DDR4/LPDDR4/LPDDR4X
La fiche technique QualiPHY (QPHY-DDR4) présente les capacités de test, les informations de commande et bien plus encore pour les ingénieurs intéressés par la conception de mémoire.
|
Fiche technique
|
Fiche technique DDR3/DDR3L/LPDDR3
La fiche technique QualiPHY (QPHY-DDR3) présente les capacités de test, les informations de commande et bien plus encore pour les ingénieurs intéressés par la conception de mémoire.
|
Fiche technique
|
Fiche technique de la boîte à outils de débogage DDR et LPDDR
DDR Debug a pris en charge toutes les étapes de conception pour DDR 2/3/4/5 et LPDDR2/3/4/4X et permet un dépannage approfondi.
|
Fiche technique
|
Fiche technique DDR2
La fiche technique QualiPHY (QPHY-DDR2) présente les capacités de test, les informations de commande et bien plus encore pour les ingénieurs intéressés par la conception de mémoire.
|
Fiche technique
|
Fiche technique LPDDR2
La fiche technique QualiPHY (QPHY-LPDDR2) présente les capacités de test, les informations de commande et bien plus encore pour les ingénieurs intéressés par la conception de mémoire.
|
Fiche technique
|
Test de mémoire DDR5 et séparation lecture-écriture
Devenez expert en tests de couche physique de mémoire DDR pour le débogage, la conformité et la validation DDR
Rejoignez Teledyne LeCroy pour cette série de webinaires de masterclass pour en savoir plus sur les bases des tests DDR avec des oscilloscopes, y compris la préparation et les défis courants des tests, la différence entre les outils de test de conformité et de débogage, ainsi que des conseils et techniques pratiques pour augmenter l'efficacité de votre validation DDR et appliquer les bonnes pratiques. outils de débogage.
Inscrivez-vous pour tous
Partie 1 Principes fondamentaux des tests de la couche physique de la mémoire DDR
Au cours de cette session, nous fournirons un aperçu des interfaces DDR et des défis de test. Une attention particulière sera accordée aux différences entre les exigences des tests de validation et de conformité, ainsi qu'à la recherche d'une efficacité optimale.
Partie 2 Au-delà des tests de conformité DDR : utilisation d'outils de débogage avancés
Au cours de cette session, nous passons en revue les dernières exigences des tests DDR et fournissons des conseils pratiques sur la résolution des défis des tests. Nous fournirons des conseils sur la façon de tester selon les dernières normes JEDEC et sur l'utilisation appropriée des outils de débogage pour surmonter les défis de test et de validation.
Partie 3 : Meilleurs conseils et techniques pour de meilleurs sondages et tests DDR
Dans cette session, nous expliquons plus précisément comment résoudre les problèmes de sondage et de connectivité du monde réel qui ont un impact sur les capacités de mesure DDR3/LPDDR3 et DDR4/LPDDR4. Nous fournirons des exemples de ce qu'il faut faire ou ne pas faire et une liste de contrôle des tests de pré-conformité sera examinée.
Partie 4 : Scénarios de débogage DDR et sondage virtuel
Dans cette session, nous démontrons l'utilité des modèles d'oeil DDR requis pour tester et déboguer les signaux DDR3/LPDDR3 et DDR4/LPDDR4 à vitesse plus élevée à l'aide d'exemples de débogage DDR réels et d'exemples de connectivité spécialisés.
Manuel d'instructions DDR4/LPDDR4/LPDDR4X
Manuel d'instructions QualiPHY (QPHY-DDR4) pour des instructions étape par étape sur la façon d'utiliser et de tester les normes DRAM DDR4, LPDDR4, LPDDR4X.
Manuel d'instructions DDR3/DDR3L/LPDDR3
Manuel d'instructions QualiPHY (QPHY-DDR3) pour des instructions étape par étape sur la façon d'utiliser et de tester les normes DRAM DDR3, DDR3L, LPDDR3.
Manuel d'instructions de la boîte à outils de débogage DDR et LPDDR
DDR Debug prend en charge tous les DDR 2/3/4/5 et LPDDR2/3/4/4X/5 et permet de résoudre des problèmes difficiles. Ce manuel vous aide à utiliser l'outil à son plein potentiel
Manuel d'instructions DDR2
Manuel d'instructions QualiPHY (QPHY-DDR2) pour des instructions étape par étape sur la façon d'utiliser et de tester la norme DRAM DDR2.
Manuel d'instructions LPDDR2
Manuel d'instructions QualiPHY (QPHY-LPDDR2) pour des instructions étape par étape sur la façon d'utiliser et de tester la norme DRAM LPDDR2.