L'établissement du fonctionnement de base, la vérification des signaux et la validation des réponses sont fondamentaux lors de la mise sous tension de la carte. Cela signifie savoir si les signaux semblent corrects, si les signaux communiquent, si le bus de commande est opérationnel, les paramètres de tension et de synchronisation sont-ils dans la bonne ampleur d'erreur, les canaux affichent-ils à la fois les paquets de lecture et d'écriture. Ces premières étapes sont essentielles et nécessitent des outils simples et dédiés, conçus uniquement pour cette phase de conception de la mémoire. Ce n’est pas de la conformité, c’est bien plus que cela.
- Les signaux provenant de la DRAM (lecture) ou du contrôleur (écriture) semblent-ils corrects ?
- Les détails de la tension initiale et des horaires sont-ils aux bons endroits ?
- Le bus de commande communique-t-il correctement ?
Il est essentiel de minimiser les impacts des sondes et des interposeurs sur votre conception pour maximiser la qualité du signal DDR dans votre oscilloscope. Teledyne LeCroy Sondes série DH sont des sondes actives à faible bruit et à faible charge avec pannes à souder et adaptateurs QuickLink. Un interposeur peut encore améliorer la qualité du signal en localisant le point de test à proximité de la bille de la DRAM. Ensuite, la combinaison sonde et interposeur peut être désintégrée avec Virtual Probe.
JEDEC exige que les mesures DDR soient effectuées au niveau de la boule de la DRAM (le BGA) ou à l'emplacement de test n°1 dans l'image. Si l'emplacement de votre sonde est actuellement au n°2 (interposeur) ou n°3 (au milieu du bus ou sur un VIA), l'emplacement de la sonde peut être déplacé virtuellement avant de commencer la validation ou les mesures DDR.
- La désintégration des fichiers de paramètres S .2SP, .3SP et .6SP prend en compte les points T avec interposeurs et contremarches.
- Virtual Probing peut déplacer le point de sonde vers le contrôleur de mémoire pour analyser les paquets de lecture stressés.
- Supprimer les problèmes causés par les emplacements des sondes au milieu du bus
- Lire le tutoriel sur le sondage virtuel
Les erreurs de configuration du sondage, telles que les réflexions, peuvent être confondues avec la qualité de conception DDR. Le Virtual Probe @ Receiver de Teledyne LeCroy peut être utilisé pour éliminer les réflexions et vous donner une meilleure image des performances réelles de votre conception DDR.
- Supprimez les problèmes de terminaison avec Virtual Probe au niveau du récepteur (VP@RCVR).
L'analyseur logique HDA125 de Teledyne LeCroy sonde numériquement les adresses de commande DDR et conserve les canaux de l'oscilloscope analogique pour d'autres signaux. Le décodage et le déclenchement du protocole DDR peuvent être utilisés sur ces signaux sondés numériquement pour isoler les activités DDR et les signaux de données pour un débogage plus rapide. L'analyseur logique HDA125 prend en charge les lignes d'adresse CMD DDR8400 les plus élevées à 5 XNUMX MT/s pour le décodage et le déclenchement.
- Industries uniquement décoder et déclencher jusqu'à DDR5
- Décoder la table de vérité des commandes de JEDEC
- Effectuez une meilleure séparation R/W, le bus de commande connaît les emplacements des paquets
- Superposer les visuels R/W sur les chaînes